ALINX AC7Z020 ZYNQ7000 FPGA Geliştirme Kartı

Ürün Bilgileri
ZYNQ7000 FPGA Geliştirme Kartı, ZYNQ7 serisinin bir parçası olan XC100Z1-400CLG7000I yongasını içeren bir geliştirme kartıdır. 9MHz'e kadar saat hızına sahip ARM çift çekirdekli CortexA800 tabanlı uygulama işlemcisine, 256KB çip üzerinde RAM'e ve 16/32 bit DDR2, DDR3 arayüzünü destekleyen harici depolama arayüzüne sahiptir. Kartta ayrıca iki Gigabit NIC desteği, iki USB2.0 OTG arayüzü, iki CAN2.0B veri yolu arayüzü, iki SD kart, SDIO, MMC uyumlu kontrolör, 2 SPI, 2 UART, 2 I2C arayüzü ve 4 çift 32bit GPIO bulunur. Anakart, toplam 7 MB kapasiteye ve 010 bit veri yolu genişliğine sahip iki Micron MT41K128M16TW-107 DDR3 yongasını kullanan bir çekirdek karta (AC256Z32) sahiptir. Kartta ayrıca kullanıcı LED'leri, kullanıcı anahtarları, genişletme başlığı, J bulunur.TAG hata ayıklama bağlantı noktası ve güç kaynağı.
Ürün Kullanım Talimatları
ZYNQ7000 FPGA Geliştirme Kartını kullanmak için şu adımları izleyin:
- Güç kaynağını panele bağlayın.
- Bir USB kablosu kullanarak kartı bilgisayarınıza bağlayın.
- Anakart için gerekli sürücüleri bilgisayarınıza yükleyin.
- Yazılım geliştirme ortamınızı açın ve yeni bir proje oluşturun.
- Proje ayarlarınızı ZYNQ7000 FPGA Geliştirme Kartını kullanacak şekilde yapılandırın.
- Kodunuzu yazın ve derleyin.
- Derlenmiş kodu J kullanarak panoya yükleyin.TAG hata ayıklama bağlantı noktası.
- Kodunuzu tahtada test edin.
Not: Kartın özellikleri ve kullanımı hakkında daha detaylı bilgi için kullanım kılavuzuna bakınız.
Sürüm Kaydı
| Sürüm | Tarih | Tarafından Yayınlandı | Tanım |
| Rev 1.0 | 2019-12-15 | Rachel Zhou | İlk Sürüm |
AC7Z010 çekirdek kartı
AC7Z010 çekirdek kartı Giriş
- AC7Z010 (çekirdek kart modeli, aşağıda aynı) FPGA çekirdek kartı, ZYNQ çipi, XILINX şirketinin ZYNQ7 serisine ait XC010Z1-400CLG7000I'ye dayanmaktadır. ZYNQ çipinin PS sistemi iki ARM CortexTM-A9 işlemciyi, AMBA® ara bağlantılarını, dahili belleği, harici bellek arayüzlerini ve çevre birimlerini entegre eder. ZYNQ çipinin FPGA'sı çok sayıda programlanabilir mantık hücresi, DSP ve dahili RAM içerir.
- Bu çekirdek kart, her biri 41 MB kapasiteye sahip iki adet Micron MT128K16M107TW-3 DDR256 yongasını kullanıyor; iki DDR yongası birleşerek 32 bitlik bir veri yolu genişliği ve ZYNQ ile DDR3 arasındaki okuma ve yazma verilerinin saat frekansını 533MHz'e kadar oluşturur; bu konfigürasyon sistemin yüksek bant genişliğine sahip veri işleme ihtiyaçlarını karşılayabilir
- Taşıyıcı karta bağlanmak için bu çekirdek kartın iki karttan karta konektörü, PS tarafındaki USB bağlantı noktaları, Gigabit Ethernet arayüzleri, SD kart yuvası ve diğer kalan MIO bağlantı noktaları (48) ile genişletilir. PL tarafında BANK100 (yalnızca AC13Z7 için), BAN010 ve BANK34'in neredeyse tüm IO portları (35) yanı sıra, BANK34 ve BANK35'in IO seviyeleri, kullanıcıların farklı seviye arayüzlerine yönelik gereksinimlerini karşılamak için taşıyıcı kart aracılığıyla sağlanabilir. Çok fazla IO'ya ihtiyaç duyan kullanıcılar için bu çekirdek kart iyi bir seçim olacaktır. Ve IO bağlantı kısmı, eşit uzunluk ve diferansiyel işleme arasındaki arayüze ZYNQ çipi ve çekirdek kart boyutu yalnızca 35*42 (mm) olup, ikincil geliştirme için çok uygundur.

ZYNQ Çip
FPGA çekirdek kartı AC7Z010, Xilinx'in Zynq7000 serisi yongasını, XC7Z010-1CLG400I modülünü kullanır. Çipin PS sistemi iki ARM Cortex™-A9 işlemciyi, AMBA® ara bağlantılarını, dahili belleği, harici bellek arayüzlerini ve çevre birimlerini entegre ediyor. Bu çevre birimleri temel olarak USB veri yolu arayüzü, Ethernet arayüzü, SD/SDIO arayüzü, I2C veri yolu arayüzü, CAN veri yolu arayüzü, UART arayüzü, GPIO vb. içerir. PS bağımsız olarak çalışabilir ve güç açıldığında veya sıfırlandığında başlatılabilir. Şekil 2-2-1, ZYNQ7000 Çipinin Genel Blok Şemasını ayrıntılı olarak göstermektedir.
PS sistem bölümünün ana parametreleri aşağıdaki gibidir:
- ARM çift çekirdekli CortexA9 tabanlı uygulama işlemcisi, ARM-v7 mimarisi, 800MHz'e kadar
- CPU başına 32KB seviye 1 talimat ve veri önbelleği, 512KB seviye 2 önbellek 2 CPU paylaşımı
- Çip üzerinde önyükleme ROM'u ve 256 KB çip üzerinde RAM
- Harici depolama arayüzü, 16/32 bit DDR2, DDR3 arayüzünü destekler
- İki Gigabit NIC desteği: farklı toplu DMA, GMII, RGMII, SGMII arayüzü
- Her biri 2.0 düğüme kadar destekleyen iki USB12 OTG arayüzü
- İki CAN2.0B veri yolu arayüzü
- İki SD kart, SDIO, MMC uyumlu kontrol cihazı
- 2 SPI, 2 UART, 2 I2C arayüzü
- 4 çift 32bit GPIO, 54'ü (32 + 22) PS sistemi IO olarak, 64'ü PL'ye bağlı
- PS ve PS'den PL'ye yüksek bant genişliği bağlantısı
PL mantık bölümünün ana parametreleri aşağıdaki gibidir:
- Mantık Hücreleri: 28K
- Arama tabloları (LUT'lar): 17600
- Parmak arası terlik: 35,200
- 18x25MACC'ler: 80
- RAM'i engelle: 240KB
- Çip üzerinde vol için iki AD dönüştürücütage, sıcaklık algılama ve 17'ye kadar harici diferansiyel giriş kanalı, 1 MBPS
- XC7Z100-1CLG400I çip hız sınıfı -1, endüstriyel sınıf, paket BGA400, pin aralığı 0.8 mm'dir ZYNQ7000 serisine özel çip modeli tanımı Şekil 2-2-2'de gösterilmektedir.

DDR3 DRAM
- FPGA çekirdek kartı AC7Z010, iki adet Micron DDR3 SDRAM yongası (toplamda 1 GB) ile donatılmıştır; model MT41K128M16TW-107 (Hynix ile uyumlu)
- H5TQ2G63AFR-PBI). DDR3 SDRAM'in toplam veri yolu genişliği 32 bittir. DDR3 SDRAM maksimum 533MHz (veri hızı1066Mbps) hızda çalışır. DDR3 bellek sistemi doğrudan ZYNQ İşleme Sisteminin (PS) BANK 502'sinin bellek arayüzüne bağlanır. DDR3 SDRAM'ın spesifik konfigürasyonu aşağıdaki Tablo 2-3-1'de gösterilmektedir:
| Bit Numarası | Çip Modeli | Kapasite | Fabrika |
| U8,U9 | MT41K128M16TW-107 | 256M x 16 bit | Mikron |
Tablo 2-3-1: DDR3 SDRAM Yapılandırması
DDR3'ün donanım tasarımı, sinyal bütünlüğünün sıkı bir şekilde değerlendirilmesini gerektirir. DDR3'ün yüksek hızlı ve kararlı çalışmasını sağlamak için devre tasarımında ve PCB tasarımında eşleşen direnç/terminal direncini, iz empedans kontrolünü ve iz uzunluğu kontrolünü tamamen değerlendirdik.

DDR3 DRAM pin ataması:
| Sinyal Adı | ZYNQ Pin Adı | ZYNQ Pin Numarası |
| DDR3_DQS0_P | PS_DDR_DQS_P0_502 | C2 |
| DDR3_DQS0_N | PS_DDR_DQS_N0_502 | B2 |
| DDR3_DQS1_P | PS_DDR_DQS_P1_502 | G2 |
| DDR3_DQS1_N | PS_DDR_DQS_N1_502 | F2 |
| DDR3_DQS2_P | PS_DDR_DQS_P2_502 | R2 |
| DDR3_DQS2_N | PS_DDR_DQS_N2_502 | T2 |
| DDR3_DQS3_P | PS_DDR_DQS_P3_502 | W5 |
| DDR3_DQS4_N | PS_DDR_DQS_N3_502 | W4 |
| DDR3_D0 | PS_DDR_DQ0_502 | C3 |
| DDR3_D1 | PS_DDR_DQ1_502 | B3 |
| DDR3_D2 | PS_DDR_DQ2_502 | A2 |
| DDR3_D3 | PS_DDR_DQ3_502 | A4 |
| DDR3_D4 | PS_DDR_DQ4_502 | D3 |
| DDR3_D5 | PS_DDR_DQ5_502 | D1 |
| DDR3_D6 | PS_DDR_DQ6_502 | C1 |
| DDR3_D7 | PS_DDR_DQ7_502 | E1 |
| DDR3_D8 | PS_DDR_DQ8_502 | E2 |
| DDR3_D9 | PS_DDR_DQ9_502 | E3 |
| DDR3_D10 | PS_DDR_DQ10_502 | G3 |
| DDR3_D11 | PS_DDR_DQ11_502 | H3 |
| DDR3_D12 | PS_DDR_DQ12_502 | J3 |
| DDR3_D13 | PS_DDR_DQ13_502 | H2 |
| DDR3_D14 | PS_DDR_DQ14_502 | H1 |
| DDR3_D15 | PS_DDR_DQ15_502 | J1 |
| DDR3_D16 | PS_DDR_DQ16_502 | P1 |
| DDR3_D17 | PS_DDR_DQ17_502 | P3 |
| DDR3_D18 | PS_DDR_DQ18_502 | R3 |
| DDR3_D19 | PS_DDR_DQ19_502 | R1 |
| DDR3_D20 | PS_DDR_DQ20_502 | T4 |
| DDR3_D21 | PS_DDR_DQ21_502 | U4 |
| DDR3_D22 | PS_DDR_DQ22_502 | U2 |
| DDR3_D23 | PS_DDR_DQ23_502 | U3 |
| DDR3_D24 | PS_DDR_DQ24_502 | V1 |
| DDR3_D25 | PS_DDR_DQ25_502 | Y3 |
| DDR3_D26 | PS_DDR_DQ26_502 | W1 |
| DDR3_D27 | PS_DDR_DQ27_502 | Y4 |
| DDR3_D28 | PS_DDR_DQ28_502 | Y2 |
| DDR3_D29 | PS_DDR_DQ29_502 | W3 |
| DDR3_D30 | PS_DDR_DQ30_502 | V2 |
| DDR3_D31 | PS_DDR_DQ31_502 | V3 |
| DDR3_DM0 | PS_DDR_DM0_502 | A1 |
| DDR3_DM1 | PS_DDR_DM1_502 | F1 |
| DDR3_DM2 | PS_DDR_DM2_502 | T1 |
| DDR3_DM3 | PS_DDR_DM3_502 | Y1 |
| DDR3_A0 | PS_DDR_A0_502 | N2 |
| DDR3_A1 | PS_DDR_A1_502 | K2 |
| DDR3_A2 | PS_DDR_A2_502 | M3 |
| DDR3_A3 | PS_DDR_A3_502 | K3 |
| DDR3_A4 | PS_DDR_A4_502 | M4 |
| DDR3_A5 | PS_DDR_A5_502 | L1 |
| DDR3_A6 | PS_DDR_A6_502 | L4 |
| DDR3_A7 | PS_DDR_A7_502 | K4 |
| DDR3_A8 | PS_DDR_A8_502 | K1 |
| DDR3_A9 | PS_DDR_A9_502 | J4 |
| DDR3_A10 | PS_DDR_A10_502 | F5 |
| DDR3_A11 | PS_DDR_A11_502 | G4 |
| DDR3_A12 | PS_DDR_A12_502 | E4 |
| DDR3_A13 | PS_DDR_A13_502 | D4 |
| DDR3_A14 | PS_DDR_A14_502 | F4 |
| DDR3_BA0 | PS_DDR_BA0_502 | L5 |
| DDR3_BA1 | PS_DDR_BA1_502 | R4 |
| DDR3_BA2 | PS_DDR_BA2_502 | J5 |
| DDR3_S0 | PS_DDR_CS_B_502 | N1 |
| DDR3_RAS | PS_DDR_RAS_B_502 | P4 |
| DDR3_CAS | PS_DDR_CAS_B_502 | P5 |
| DDR3_WE | PS_DDR_WE_B_502 | M5 |
| DDR3_ODT | PS_DDR_ODT_502 | N5 |
| DDR3_RESET | PS_DDR_DRST_B_502 | B4 |
| DDR3_CLK0_P | PS_DDR_CKP_502 | L2 |
| DDR3_CLK0_N | PS_DDR_CKN_502 | M2 |
| DDR3_CKE | PS_DDR_CKE_502 | N3 |
QSPI Flaş
FPGA çekirdek kartı AC7Z010, bir adet 256MBit Quad-SPI FLASH çip ile donatılmıştır; flaş modeli, 25V CMOS vol kullanan W256Q3.3FVEI'dir.tagstandart. QSPI FLASH'ın uçucu olmayan yapısı nedeniyle, sistemin önyükleme görüntüsünü depolamak için sistem için bir önyükleme aygıtı olarak kullanılabilir. Bu görüntüler ağırlıklı olarak FPGA bit içerir filee-postalar, ARM uygulama kodu ve diğer kullanıcı verileri fileS. QSPI FLASH'ın spesifik modelleri ve ilgili parametreleri Tablo 2-4-1'de gösterilmektedir.
| Konum | Örnek | Kapasite | Fabrika |
| U15 | W25Q256FVEI | 32M Bayt | Winbond |
Tablo 2-4-1: QSPI FLASH Spesifikasyonu
QSPI FLASH, ZYNQ çipinin PS bölümündeki BANK500'ün GPIO portuna bağlanır. Sistem tasarımında bu PS portlarının GPIO port fonksiyonlarının QSPI FLASH arayüzü olarak yapılandırılması gerekmektedir. Şekil 2-4-1 şematikte QSPI Flash'ı göstermektedir.
Çip pin atamalarını yapılandırın:
| Sinyal Adı | ZYNQ Pin Adı | ZYNQ Pin Numarası |
| QSPI_SCK | PS_MIO6_500 | A5 |
| QSPI_CS | PS_MIO1_500 | A7 |
| QSPI_D0 | PS_MIO2_500 | B8 |
| QSPI_D1 | PS_MIO3_500 | D6 |
| QSPI_D2 | PS_MIO4_500 | B7 |
| QSPI_D3 | PS_MIO5_500 | A6 |
Saat yapılandırması
AC7Z010 çekirdek kartı PS sistemi için aktif bir saat sağlar, böylece PS sistemi bağımsız olarak çalışabilir.
PS sistem saat kaynağı
ZYNQ çipi, çekirdek kart üzerindeki X33.333333 kristali aracılığıyla PS kısmı için 1MHz saat girişi sağlar. Saat girişi ZYNQ yongası BANK500'ün PS_CLK_500 pinine bağlanır. Şematik diyagramı Şekil 2-5-1'de gösterilmektedir:
Saat pin ataması:
| Sinyal adı | ZYNQ Pin |
| PS_CLK_500 | E7 |
Güç Kaynağı
Güç kaynağı hacmitagAC7Z010 çekirdek kartının e'si taşıyıcı kartın bağlanmasıyla beslenen DC5V'dir. Ayrıca BANK34 ve BANK35'in gücü de taşıyıcı kart üzerinden sağlanmaktadır. Çekirdek karttaki güç kaynağı tasarımının şematik diyagramı Şekil 2-6-1'de gösterilmektedir:
FPGA geliştirme kartı + 5V ile çalışır ve dört DC / DC güç yongası aracılığıyla +1.0V, +1.8V, +1.5V, +3.3V dört güç kaynağına dönüştürülür. +1.0V çıkış akımı 6A'ya ulaşabilir, +1.8V ve +1.5V güç çıkış akımı 3A, +3.3V çıkış akımı 500mA'dır. J29'da ayrıca FPGA BANK4 ve BANK34'e güç sağlamak için her biri 35 pin bulunur. Varsayılan 3.3V'dir. Kullanıcılar arka paneldeki VCCIO34 ve VCCIO35'i değiştirerek BANK34 ve BANK35'in gücünü değiştirebilirler. 1.5V, VTT ve VREF hacmini üretirtagTI'nin TPS3'sı aracılığıyla DDR51206 için gereklidir. Her güç dağıtımının işlevleri aşağıdaki tabloda gösterilmektedir:
| Güç Kaynağı | İşlev |
| +1.0V | ZYNQ PS ve PL bölümü Core Voltage |
| +1.8V | ZYNQ PS ve PL kısmi yardımcı cilttage
BANK501 IO cilttage |
| +3.3V | ZYNQ Bank0,Bank500,QSIP FLASH
Saat Kristali |
| +1.5V | DDR3, ZYNQ Bank501 |
| VREF,VTT(+0.75V) | DDR3 |
| VCCIO34/35 | Banka34, Banka35 |
ZYNQ FPGA'nın güç kaynağı açılış sırası gereksinimlerine sahip olduğundan devre tasarımında çipin güç gereksinimlerine göre tasarladık. Çipin normal çalışmasını sağlamak için açma sırası +1.0V->+1.8V->(+1.5 V, +3.3V, VCCIO) devre tasarımıdır. BANK34 ve BANK35'in seviye standartları taşıyıcı kartın sağladığı güç kaynağına göre belirlendiğinden en yüksek değer 3.3V'tur. Taşıyıcı kartı, çekirdek karta VCCIO34 ve VCCIO35 gücü sağlayacak şekilde tasarladığınızda, açılış sırası + 5V'den daha yavaş olur.
AC7Z010 Çekirdek Kart Boyutu Boyutu
Karttan Karta Konnektörlerin pin ataması
Çekirdek kartta toplam iki adet yüksek hızlı genişletme bağlantı noktası bulunur. Taşıyıcı panele bağlanmak için iki adet 120 pinli kartlar arası konnektör (J29/J30) kullanır. Kartın kart konektörüne PIN aralığı 0.5 mm'dir; bunların arasında J29, 5V güce, VCCIO güç girişine, bazı IO sinyallerine ve J'ye bağlanır.TAG sinyaller ve J30 kalan IO sinyallerine ve MIO'ya bağlanır. BANK34 ve BANK35'in IO seviyesi konnektör üzerindeki VCCIO girişi ayarlanarak değiştirilebilir, en yüksek seviye 3.3V'u geçmez. Tasarladığımız AX7Z010 taşıyıcı kart varsayılan olarak 3.3V'tur. BANK13'ün IO'sunun olmadığını unutmayın.
Kartın kart konnektörü J29'a pin ataması
| J29 Pim | Sinyal
İsim |
ZYNQ Pin
Sayı |
J29 Pim | Sinyal Adı | ZYNQ Pin
Sayı |
| 1 | VCC5V | – | 2 | VCC5V | – |
| 3 | VCC5V | – | 4 | VCC5V | – |
| 5 | VCC5V | – | 6 | VCC5V | – |
| 7 | VCC5V | – | 8 | VCC5V | – |
| 9 | Yeraltı | – | 10 | Yeraltı | – |
| 11 | VCCIO_34 | – | 12 | VCCIO_35 | – |
| 13 | VCCIO_34 | – | 14 | VCCIO_35 | – |
| 15 | VCCIO_34 | – | 16 | VCCIO_35 | – |
| 17 | VCCIO_34 | – | 18 | VCCIO_35 | – |
| 19 | Yeraltı | – | 20 | Yeraltı | – |
| 21 | IO34_L10P | V15 | 22 | IO34_L7P | Y16 |
| 23 | IO34_L10N | W15 | 24 | IO34_L7N | Y17 |
| 25 | IO34_L15N | U20 | 26 | IO34_L17P | Y18 |
| 27 | IO34_L15P | T20 | 28 | IO34_L17N | Y19 |
| 29 | Yeraltı | – | 30 | Yeraltı | – |
| 31 | IO34_L9N | U17 | 32 | IO34_L8P | W14 |
| 33 | IO34_L9P | T16 | 34 | IO34_L8N | Y14 |
| 35 | IO34_L12N | U19 | 36 | IO34_L3P | U13 |
| 37 | IO34_L12P | U18 | 38 | IO34_L3N | V13 |
| 39 | Yeraltı | – | 40 | Yeraltı | – |
| 41 | IO34_L14N | P20 | 42 | IO34_L21N | V18 |
| 43 | IO34_L14P | N20 | 44 | IO34_L21P | V17 |
| 45 | IO34_L16N | W20 | 46 | IO34_L18P | V16 |
| 47 | IO34_L16P | V20 | 48 | IO34_L18N | W16 |
| 49 | Yeraltı | – | 50 | Yeraltı | – |
| 51 | IO34_L22N | W19 | 52 | IO34_L23P | N17 |
| 53 | IO34_L22P | W18 | 54 | IO34_L23N | P18 |
| 55 | IO34_L20N | R18 | 56 | IO34_L13N | P19 |
| 57 | IO34_L20P | T17 | 58 | IO34_L13P | N18 |
| 59 | Yeraltı | – | 60 | Yeraltı | – |
| 61 | IO34_L19N | R17 | 62 | IO34_L11N | U15 |
| 63 | IO34_L19P | R16 | 64 | IO34_L11P | U14 |
| 65 | IO34_L24P | P15 | 66 | IO34_L5N | T15 |
| 67 | IO34_L24N | P16 | 68 | IO34_L5P | T14 |
| 69 | Yeraltı | – | 70 | Yeraltı | – |
| 71 | IO34_L4P | V12 | 72 | IO34_L2N | U12 |
| 73 | IO34_L4N | W13 | 74 | IO34_L2P | T12 |
| 75 | IO34_L1P | T11 | 76 | IO34_L6N | R14 |
| 77 | IO34_L1N | T10 | 78 | IO34_L6P | P14 |
| 79 | Yeraltı | – | 80 | Yeraltı | – |
| 81 | IO13_L13P | Y7 | 82 | IO13_L21P | V11 |
| 83 | IO13_L13N | Y6 | 84 | IO13_L21N | V10 |
| 85 | IO13_L11N | V7 | 86 | IO13_L14N | Y8 |
| 87 | IO13_L11P | U7 | 88 | IO13_L14P | Y9 |
| 89 | Yeraltı | – | 90 | Yeraltı | – |
| 91 | IO13_L19N | U5 | 92 | IO13_L22N | W6 |
| 93 | IO13_L19P | T5 | 94 | IO13_L22P | V6 |
| 95 | IO13_L16P | W10 | 96 | IO13_L15P | V8 |
| 97 | IO13_L16N | W9 | 98 | IO13_L15N | W8 |
| 99 | Yeraltı | – | 100 | Yeraltı | – |
| 101 | IO13_L17P | U9 | 102 | IO13_L20P | Y12 |
| 103 | IO13_L17N | U8 | 104 | IO13_L20N | Y13 |
| 105 | IO13_L18P | W11 | 106 | IO13_L12N | U10 |
| 107 | IO13_L18N | Y11 | 108 | IO13_L12P | T9 |
| 109 | Yeraltı | – | 110 | Yeraltı | – |
| 111 | FPGA_TCK | F9 | 112 | VP | K9 |
| 113 | FPGA_TMS | J6 | 114 | VN | L10 |
| 115 | FPGA_TDO | F6 | 116 | PS_POR_B | C7 |
| 117 | FPGA_TDI | G6 | 118 | FPGA_DONE | R11 |
Kartın kart konnektörü J30'a pin ataması
| J30 Pim | Sinyal Adı | ZYNQ Pin
Sayı |
J30 Pim | Sinyal Adı | ZYNQ
Pin Numarası |
| 1 | IO35_L1P | C20 | 2 | IO35_L15N | F20 |
| 3 | IO35_L1N | B20 | 4 | IO35_L15P | F19 |
| 5 | IO35_L18N | G20 | 6 | IO35_L5P | E18 |
| 7 | IO35_L18P | G19 | 8 | IO35_L5N | E19 |
| 9 | Yeraltı | T13 | 10 | Yeraltı | T13 |
| 11 | IO35_L10N | J19 | 12 | IO35_L3N | D18 |
| 13 | IO35_L10P | K19 | 14 | IO35_L3P | E17 |
| 15 | IO35_L2N | A20 | 16 | IO35_L4P | D19 |
| 17 | IO35_L2P | B19 | 18 | IO35_L4N | D20 |
| 19 | Yeraltı | T13 | 20 | Yeraltı | T13 |
| 21 | IO35_L8P | M17 | 22 | IO35_L9N | L20 |
| 23 | IO35_L8N | M18 | 24 | IO35_L9P | L19 |
| 25 | IO35_L7P | M19 | 26 | IO35_L6P | F16 |
| 27 | IO35_L7N | M20 | 28 | IO35_L6N | F17 |
| 29 | Yeraltı | T13 | 30 | Yeraltı | T13 |
| 31 | IO35_L17N | H20 | 32 | IO35_L16N | G18 |
| 33 | IO35_L17P | J20 | 34 | IO35_L16P | G17 |
| 35 | IO35_L19N | G15 | 36 | IO35_L13N | H17 |
| 37 | IO35_L19P | H15 | 38 | IO35_L13P | H16 |
| 39 | Yeraltı | T13 | 40 | Yeraltı | T13 |
| 41 | IO35_L12N | K18 | 42 | IO35_L14N | H18 |
| 43 | IO35_L12P | K17 | 44 | IO35_L14P | J18 |
| 45 | IO35_L24N | J16 | 46 | IO35_L20P | K14 |
| 47 | IO35_L24P | K16 | 48 | IO35_L20N | J14 |
| 49 | Yeraltı | T13 | 50 | Yeraltı | T13 |
| 51 | IO35_L21N | N16 | 52 | IO35_L11P | L16 |
| 53 | IO35_L21P | N15 | 54 | IO35_L11N | L17 |
| 55 | IO35_L22N | L15 | 56 | IO35_L23P | M14 |
| 57 | IO35_L22P | L14 | 58 | IO35_L23N | M15 |
| 59 | Yeraltı | T13 | 60 | Yeraltı | T13 |
| 61 | PS_MIO22 | B17 | 62 | PS_MIO50 | B13 |
| 63 | PS_MIO27 | D13 | 64 | PS_MIO45 | B15 |
| 65 | PS_MIO23 | D11 | 66 | PS_MIO46 | D16 |
| 67 | PS_MIO24 | A16 | 68 | PS_MIO41 | C17 |
| 69 | Yeraltı | T13 | 70 | Yeraltı | T13 |
| 71 | PS_MIO25 | F15 | 72 | PS_MIO7 | D8 |
| 73 | PS_MIO26 | A15 | 74 | PS_MIO12 | D9 |
| 75 | PS_MIO21 | F14 | 76 | PS_MIO10 | E9 |
| 77 | PS_MIO16 | A19 | 78 | PS_MIO11 | C6 |
| 79 | Yeraltı | T13 | 80 | Yeraltı | T13 |
| 81 | PS_MIO20 | A17 | 82 | PS_MIO9 | B5 |
| 83 | PS_MIO19 | D10 | 84 | PS_MIO14 | C5 |
| 85 | PS_MIO18 | B18 | 86 | PS_MIO8 | D5 |
| 87 | PS_MIO17 | E14 | 88 | PS_MIO0 | E6 |
| 89 | Yeraltı | T13 | 90 | Yeraltı | T13 |
| 91 | PS_MIO39 | C18 | 92 | PS_MIO13 | E8 |
| 93 | PS_MIO38 | E13 | 94 | PS_MIO47 | B14 |
| 95 | PS_MIO37 | A10 | 96 | PS_MIO48 | B12 |
| 97 | PS_MIO28 | C16 | 98 | PS_MIO49 | C12 |
| 99 | Yeraltı | T13 | 100 | Yeraltı | T13 |
| 101 | PS_MIO35 | F12 | 102 | PS_MIO52 | C10 |
| 103 | PS_MIO34 | A12 | 104 | PS_MIO51 | B9 |
| 105 | PS_MIO33 | D15 | 106 | PS_MIO40 | D14 |
| 107 | PS_MIO32 | A14 | 108 | PS_MIO44 | F13 |
| 109 | Yeraltı | T13 | 110 | Yeraltı | T13 |
| 111 | PS_MIO31 | E16 | 112 | PS_MIO15 | C8 |
| 113 | PS_MIO36 | A11 | 114 | PS_MIO42 | E12 |
| 115 | PS_MIO29 | C13 | 116 | PS_MIO43 | A9 |
| 117 | PS_MIO30 | C15 | 118 | PS_MIO53 | C11 |
| 119 | QSPI_D3_PS_MIO5 | A6 | 120 | QSPI_D2_PS_MIO4 | B7 |
Belgeler / Kaynaklar
![]() |
ALINX AC7Z020 ZYNQ7000 FPGA Geliştirme Kartı [pdf] Kullanıcı Kılavuzu AC7Z020, AC7Z020 ZYNQ7000 FPGA Geliştirme Kartı, ZYNQ7000 FPGA Geliştirme Kartı, FPGA Geliştirme Kartı, Geliştirme Kartı, Kart |





